数字信号中的数字频率,模拟频率怎么转换和分别表示频率的英语单词什

今天看啥 热点:
是不是期间所有信道中的频率之和?还是最高频率?
再准确一点说,是信号成分里,最低频率到最高频率的这一段。如果是音频基带信号,其频率成分从50赫到8千赫都有,那就算8千赫吧。双边带调幅了,那带宽就是16千赫了(上、下边带各占8千赫)。如果是调频,因为调频的频谱很复杂,带宽可能到1~2百千赫。提问者评价谢谢。
频带宽度=工作频率上限-工作频率下限;光波频率=介质中的光速/光波波长 光波1200nm、1400nm及1600nm的频率分别为: 1.667×10 14 Hz;1.429×10 14 Hz;1.250×10 14 Hz; 工作在200nm-1400nm间光波频带宽度为:1.667×10 14 Hz-1.429×10 14 Hz=2.38×10 13 Hz=23.8 THz
调制解调器的英文是MODEM,它的作用是模拟信号和数字信号的“翻译员”。 电子信号分两种,一种是&模拟信号&,一种是&数字信号&。我们使用的电话线路传输的是模拟信号,而PC机之间传输的是数字信号。所以当你想通过电话线把自己的电脑连入Internet时,就必须使用调制解调器来&翻译&两种不同的信号。 连入Internet后,当PC机向Internet发送信息时,由于电话线传输的是模拟信号,所以必须要用调制解调器来把数字信号&翻译&成模拟信号,才能传送到Internet上,这个过程叫做&调制&。 当PC机从Internet获取信息时,由于通过电话线从 Internet传来的信息都是模拟信号,所以PC机
想要看懂它们,还必须借助调制解调器这个&翻译&,这个过程叫作&解调&。总的来说就称为&
调制解调。
同一时间内能通过的最大数据量
模拟频道带宽为8MHZ,从47MHZ开始为1频道,以后每隔8MHZ为下一个频道
信号带宽是信号频谱的宽度,也就是信号的最高频率分量与最低频率分量之差,譬如,一个由数个正弦波叠加成的方波信号,其最低频率分量是其基频,假定为f =2kHz,其最高频率分量是其7次谐波频率,即7f =7×2=14kHz,因此该信号带宽为7f - f =14-2=12kHz。
信道带宽则限定了允许通过该信道的信号下限频率和上限频率,也就是限定了一个频率通带。比如一个信道允许的通带为1.5kHz至15kHz,其带宽为13.5kHz,上面这个方波信号的所有频率成分当然能从该信道通过,如果不考虑衰减、时延以及噪声等因素,通过此信道的该信号会毫不失真。然而,如果一个基频为1kHz的方波,通过该信道肯定失真会很严重;方波信号若基频为2kHz,但最高谐波频率为18kHz,带宽超出了信道带宽,其高次谐波会被信道滤除,通过该信道接收到的方波没有发送的质量好;那么,如果方波信号基频为500Hz,最高频率分量是11次谐波的频率为5.5kHz,其带宽只需要5kHz,远小于信道带宽,是否就能很好地通过该信道呢?其实,该信号在信道上传输时,基频被滤掉了,仅各次谐波能够通过,信号波形一定是不堪入目的。提问者评价恩 这才是正确答案
谢谢参考资料:
显示器的带宽又叫点频,是指显示器能处理的视频信号的频带宽度,它取决与整个电路的通频带宽度。这个指标越高越好。视频频带宽度的计算公式:频带宽度=水平分辨率×垂直分辨率×场频(刷新率),单位为MHz如果这个值超过了显示器的额定视频带宽,图像轮廓和细节会模糊不清。因此,在设置分辨率和刷新率时,要注意频带宽度不要超过显示器的额定视频带宽。
相关搜索:
相关阅读:
相关频道:
电脑知识最近更新一直数字频率怎么转化成模拟频率
已知一数字频率W怎么转化成模拟频率F谢谢哪位兄台了啊
09-04-27 &
第2节数字频率计设计[学习要求] 了解数字频率计测频率与测周期的基本原理;熟练掌握数字频率计的设计与调试方法及减小测量误差的方法.[重点与难点]重点:数字频率计的组成框图和波形图.难点:时基电路和逻辑控制电路.[理论内容]一、数字频率计测频率的基本原理所谓频率,就是周期性信号在单位时间(1s)内变化的次数.若在一定时间间隔T内测得这个周期性信号的重复变化次数为N,则其频率可表示为图1 数字频率计的组成框图和波形图图1(a)是数字频率计的组成框图.被测信号经放大整形电路变成计数器所要求的脉冲信号I,其频率与被测信号的频率相同.时基电路提供标准时间基准信号II,其高电平持续时间txvxf1=1秒,当l秒信号来到时,闸门开通,被测脉冲信号通过闸门,计数器开始计数,直到l秒信号结束时闸门关闭、停止计数.若在闸门时间1s内计数器计得的脉冲个数为N,则被测信号频率=NHz.逻辑控制电路的作用有两个:一是产生锁存脉冲IV,使显示器上的数字稳定;二是产生清0脉冲V,使计数器每次测量从零开始计数.各信号之间的时序关系如图1(b)所示.二、数字频率计的主要技术指标1,频率准确度一般用相对误差来表示、即±=cfTff式中、NNNTfx11±==为量化误差(即±1个字误差),是数字仪器所特有的误差,当闸门时间T选定后,越低,量化误差越大;xfT为闸门时间相对误差,主要由时基电路标准频率的准确度决定,xc2,频率测量范围在输入电压符合规定要求值时,能够正常进行测量的频率区间称为频率测量范围.频率测量范围主要由放大整形电路的频率响应决定.3,数字显示位数频率计的数字显示位数决定了频率计的分辨率.位数越多,分辨率越高.4,测量时间频率计完成一次测量所需要的时间,包括准备,计数,锁存和复位时间.三、数字频率计的电路设计与调试1.基本电路设计数字频率计的基本框图如图2所示、各部分作用如下.①放大整形电路放大整形电路由晶体管3DG100与74LS00等组成.其中3DGl00组成放大器将输入频率为的周期信号如正弦波,三角波等进行放大.与非门74LS00构成施密特触发器,它对放大器的输出信号进行整形,使之成为矩形脉冲.②时基电路时基电路的作用是产生一个标准时间信号(高电平持续时间为1s),由定时器555构成的多谐振荡器产生.若振荡器的频率,则振荡器的输出波形如图1中的波形II所示、其中由公式t1=0.7(R1R2)C和t2=0.7R2C,可计算出电阻R1,R2及电容C的值.③逻辑控制电路根据图1(b)所示波形,在计数信号II结束时产生锁存信号IV,锁存信号IV结束时产生清0信号V.脉冲信号IV和V可由两个单稳态触发器74LS123产生,它们的脉冲宽度由电路的时间常数决定.设锁存信号IV和清0信号V的脉冲宽度tw相同、如果要求tw=0.02s,则得若取Rext=10kΩ,则μF.由74LS123的功能可得,当1B1R1D,触发脉冲从1A端输入时,在触发脉冲的负跳变作用下,输出端Q1可获得一负脉冲,其波形关系正好满足图1所示的波形IV和V的要求.手动复位开关S按下时,计数器清0.图2 频率计整机电路图④锁存器锁存器的作用是将计数器在1s结束时所计得的数进行锁存,使显示器上能稳定地显示此时计数器的值.如图1(b)所示、1s计数时间结束时,逻辑控制电路发出锁存信号IV,将此时计数器的值送译码显示器.选用两个8位锁存器74L273可以完成上述功能.当时锁存信号CP的正跳变来到时,锁存器的输出等于输入,即.从而将计数器的输出值送到锁存器的输出端.高电平结束后,无论D为何值,输出端的状态仍保持原来的状态不变.所以在计数期间内、计数器的输出不会送到译码显示器.2,扩展电路的设计按照上述方法所设计的数字频率计电路,测量的最高频率只能为9.999kHz,完成一次测量的时间约1.25s.若被测信号频率增加到数百千赫兹或数兆赫兹时,则需要增加频率范围扩展电路.图3 频率范围量程扩展电路频率范围扩展电路如图3所示、该电路可实现频率量程的自动转换.其工作原理是:当被测信号频率升高,千位计数器已满,需要升量程时,计数器的最高位产生进位脉冲Q3,送到由74LS92与两个D触发器共同构成的进位脉冲采集电路.第一个D触发器的1D端接高电平,当Q3的下跳沿来到时,74LS92的Q0端输出高电平,则第一个D触发器的1Q端产生进位脉冲并保持到清0脉冲到来.该进位脉冲使多路数据选择器74LS151的地址计数器74LS90加1,多路数据选择器将选通下一路输入信号,即比上一次频率低10倍的分频信号,由于此时个位计数器的输入脉冲的频率比被测频率低10倍、故要将显示器的数乘以10才能得到被测频率值,这可以通过移动显示器上小数点的位置来实现.如图3所示、若被测信号不经过分频(100输出)、显示器上的最大值为9.999kHz,若经过101分频后,显示器上的最大值为99.99 kHz,即小数点每向右移动一位、频率的测量范围扩大10倍.进位脉冲采集电路的作用是使电路工作稳定,避免当千位计数器到8或9时,产生小数点的跳动.第二个D触发器用来控制清0,即有进位脉冲时电路不清0,而无进位时则清0.当被测频率降低需要转换到低量程时,可用千位(最高位)是否为零来判断.在此利用千位译码器74LS48的灭零输出端RBO,当RBO端为零时,输出为零,这时就需要降量程.因此,取其非作为地址计数器74LS90的清0脉冲.为了能把高位多余的零熄灭、只需把高位的灭零输入端RBI,同时把高位的RBO与低位的RBI相连即可.由此可见、只有当检测到最高位为0,并且在该1秒钟内没有进位脉冲时,地址计数器才清0复位、即转换到最低量程,然后再按升量程的原理自动换档,直到找到合适的量程.若将地址译码器74LS138的输出端取非,变成高电平以驱动显示器的小数点h,则可显示扩展的频率范围.四、数字频率计测周期的基本原理当被测信号的频率较低时,采用直接测频方法由量程误差引起的测频误差太大,为了提高测低频时的准确度,应先测周期,然后计算. xTxfxT1数字频率计测周期的原理框图如图4所示.被测信号经过放大整形电路变成方波,加到门控电路产生闸门信号,如=10ms,则闸门打开的时间也为10ms,在此期间内、周期为的标准脉冲通过闸门进入计数器计数.若=1us,则计数器计得的脉冲数N==10000个.若以毫秒(ms)为单位、则显示器上的读数为xTsTxTxTsT以上分析可见、频率计测周期的基本原理正好与测频相反、即被测信号用来控制闸门电路的开通与关闭、标准时基信号作为计数脉冲.图4 数字频率计测周期的基本原理
请登录后再发表评论!电子小信号数字频率计的设计与制作
> 电子小信号数字频率计的设计与制作
电子小信号数字频率计的设计与制作
一、设计思路本文引用地址:该频率计的测频范围0Hz~999Hz,测量的电压范围为0~7mV,本电路结构简单,成本低廉,对于提高动手能力加强对理论知识的灵活运用具有很大的帮助。该电路大致可分为模拟和数字两个部分:模拟部分包括信号放大电路、信号整形电路;数字部分包括计数电路、显示电路、时基信号发生电路与计数器与锁存器控制电路等,基本框如下图所示。该 电路的整体思路就是将交变的模拟信号转换为数字信号,然后实现频率的计算。当在该电路的输入端输入微小变化的模拟信号时。经过第一部分的放大电路放大后。 再通过由比较器组成的整形电路进行整形。此时该部分输出的信号就变成了规则的数字脉冲信号,最后通过数字电路来实现计数功能。整形过后数字信号就可以通过 计数器等数字电路来处理。计数器与显示电路相连。即可显示所测的频率。其中时基信号发生电路的作用是产生一秒钟脉宽的时基信号,来控制计数器实现一秒钟的 计数,同时时基信号还控制锁存电路,当计数结束后及时锁存数据以实现稳定的显示。二、电路原理系统电路如下图所示。(1) 放大电路:放大电路部分主要由一块LM324集成运放及外围元件组成。本放大电路采用两级放大,第一级信号的增益为20dB,第二级的信号增益为 40dB,两级的放大倍数为1000倍,其频率的带宽为0~5kHz。采用多级放大可以提高的放大电路的通频带,如果被测的信号频率较高。可以采用多级放 大来提高通频带,根据实际情况而定,由于本电路的测频范围低,对通频带不做太多的要求。图2中,A端为被测信号的输入端。B端为放大电路的输出端,接整形 电路的输入。(2)整形电路:整形电路的主要作用是将第一部分放大的交变信号整形为数字信号(即幅度为5V的方波信号),其电路主要由比较器组成,该电路中我们选用LM393比较器,B端为整形电路输入端,C为整形电路的输出端接E端。(3)计数电路:计数电路部分我们选用3片十进制加法计数器74LS160的级联来实现0-999Hz的频率显示,74LS160为可预置的十进制同步计数器,利用其级联,可以构成任意进制的计数器。74LS160(a) 的2脚为脉冲信号的输入端,1脚清零端。74LS160(a)的CO进位端接74LSl60(b)的CLK脉;中输入端,74LS160(b)的进位端接 74LS160(c)的CLK脉冲输入端,三块计数器的PE、TE及LD端接电源.使计数器工作在计数的状态,CLR端接时基电路,由时基电路来控制计数 与清零。(4)显示电路:显示电路部分主要由二块74LS273锁存器和12个红色发光二极管组成,74LS273是8位数据/地址锁存器。他是 一种带清除功能的8D触发器,主要实现对计数电路的输出信号进行锁存,由于计数器的频率较快。采用的是动态显示,我们为了显示的稳定,便于观察,所以在计 数器的输出端进行锁存。该锁存器的锁存信号由时基电路来提供,且当1脚为高电平时,11(CLK)脚是锁存控制端,并且是上升沿触发锁存,当11脚有一个 上升沿,立即锁存输入脚3、4、7、8、13、14、17、18的数据,并且立即呈现在输出脚2(Q0)、5(Q1)、6(Q2)、9(Q3)、 12(Q4)、15(Q5)、16(Q6)、19(Q7)上。74LS273的CLR端接高电平,使其工作在不清零状态。(5)时基信号产生电 路:该电路的主要作用是产生O.5Hz的时基信号(即周期为2秒,脉宽为1秒的闸门信号)为锁存器提供锁存信号和为计数电路提供计数闸门信号,实现频率计 数与显示。时基信号产生电路由一个频率为3.2768MHz的晶振和一块CD4060分频器以及外围元件够成。CD4060(IC)是一种带有振荡器的 14级分频器电路。用作振荡器时需外接R、C元件或石英晶体和电容器。内部包含两个非门和14级2分频电路,它所产生的信号频率为32768Hz,经14 级两二分频后,得到一个2Hz的脉冲信号。下图H端为2Hz信号的输出端。(6)计数器与锁存器控制电路该部分电路主要是控制计数电路的清零、计数与锁存电路的锁存显示。该电路的核心器件是一块 D触发器74L.S74与一块与非门74LS00组成。H为2Hz方波信号(即周期为0.5s,时基电路产生)的输入端I、J为控制信号的输出端,分别接 计数器的清零端与锁存电路的CLK时钟端,H、I、J端的信号时序如下图所示。基准信号经过D触发器分频后便获得1Q和2Q的方波信号,经由两个与非即可得到l端和J端的方波信号。当l端的信号在高电平时计数器工作在计数状态,低电平时对计数器清零。当l端的信号处于下降沿的时候,此时J端的信号处于上升沿。该上升沿信号使锁存器开始工作,直到下一个上升沿的到来.这样便实现输入信号的计数与锁存。(7)电源电路:该电路的整体供电需要双5V,因此我们可以设计一个简单的双电源供电电路。电路原理图如下图所示。三、心得体会电路简单易懂,而且元件易选易采。该电路主要涉及到数字技术与模拟技术两本书中放大器以及计数器等许多专业知 识,通过本电路的设计与搭建,能够在提高动手能力的同时,也能够将书本所学的知识真正的应用到实践的过程中,达到理论与实践相结合的效果。感兴趣的读者不 防亲手实践一番。
模拟信号相关文章:
分频器相关文章:
尘埃粒子计数器相关文章:
分享给小伙伴们:
我来说两句……
最新技术贴
微信公众号二
微信公众号一

我要回帖

更多关于 不同频率正弦信号叠加 的文章

 

随机推荐