试分析如图所示电路的逻辑功能逻辑图的逻辑功能。

第 * 页 例:试试分析如图所示电路嘚逻辑功能电路的逻辑功能图中74LS160 为十进制同步加法计数器,其功能如表所示 解:28进制加计数器 第 * 页 例:由四位二进制计数器74161 及门电路組成的时序电路如图所示。要求:(1)分别列出X=0 和X=1 时的状态图;(2)指出该电路的功能 第 * 页 (2)X=1时,电路为5进制加计数器状态转换图為: (1)X=0时,电路为8 进制加计数器状态转换图为: 解: 第 * 页 例:74163 为4位同步清零二进制计数器,试分析下图为几 进制计数器 解:从0101计数箌1100,同步清零共8个稳定状态,8进制计数器 第 * 页 第 * 页 例:由555定时器构成的单稳态电路和其输入触发信号如图所示试回答下列各问题: 解: 555构成的如图单稳,利用负脉冲触发进入暂稳态 看哪个脉冲适合关键在于求解暂稳态的时间。 tw= 1.3×330×0.1=36.3us 第2脉冲合适 (1)确定哪个适合作输入觸发信号并画出输出波形图。 (2)确定该电路的稳态持续时间为多少 第 * 页 由图可知周期为100us,则稳态时间为: t1= 100-36.3=63.7us 第 * 页 例:由555定时器构成的哆谐振荡器如图所示图中VDD=12V?,R1=10K要求输出电压VO的振荡频率为25KHZ?,占空比70%,试选择定时元件R2和 C的数值 解: 取 第 * 页 例:由主从JK触发器和555定时器组荿的电路如图所示。已知R1=10K,R2=56K,C1=1000PF,C2=4.7uF, CP为10Hz的方波触发器初态为1,555输出端初态为0试(1) 画出Q,UI,UO相对于CP的波形。(2)计算Q端输出波形周期 第 * 页 解: T=0.4s 第 * 页 唎:由555定时器构成的施密特触发器输入信号如图所示,试画出输出波形 第 * 页 例:由555定时器和74LS14组成如图所示电路,已知74LS14的正向和负向阀值電压分别为1.7V和0.9V输出高低电平分别为3.6V和0.3V,电路元件参数为R1=R2=10KC1=C2=0.2uF,VR=3.6V试回答: (1)74LS14和R1,C1构成何种电路,并求其主要参数 (2)555定时器构成何种电路,并求其主要参数 (3)说明VR和Rd,Cd的作用 第 * 页 解: (1)构成多谐振荡器。T=2.4msq=29.3%。 (2)构成单稳T=2.2ms。 (3)VR保证稳态时触发输入为高电平Rd和Cd將宽脉 冲变为窄脉冲,为1微分电路 第 * 页 例:用8选1数据选择器74LS151设计一个组合电路。该电路 有3个输入ABC一个工作模式控制变量M;当M=0时,电路 實现“意见一致”功能;当M=1时电路实现“多数表决功能” 解: 时,z=x+1;当 x <3时 Z=0;当 x >6时,Z=3; 试用一片3线-8线译码器构成实现上述要求的逻辑电路 解: 根据题意得到真值表 图略 第 * 页 例: TTL或非门组成的电路如图所示。 分析电路在什么时刻可能出现冒险现象 用增加冗余项的方法来消除冒险,电路应该怎样修改 解:写出逻辑表达式 从表达式可清楚看到,当 AB两者至少有一个0,且 D=0时表达式将成为: 从而出现竞争冒险。 可在電路最后的或非门添加一项: 第 * 页 第 * 页 例: 逻辑电路如图所示画出Q0和Q1的波形,设初态为0 第 * 页 例: 逻辑电路如图所示画出Q0和Q1的波形,设初态为0 第 * 页 例:写出如图所示的触发器的特征方程, 此电路完成的是哪一种触发器的逻辑功能 解: 同T触发器的特征方程相比较,此即为T触發器 第 * 页 例:一种特殊的同步R-S 触发器如图所示(1)列出状态转换真值表。(2)写出次态方程(3)R与S是否需要约束条件? 解:该电路分为2级后一级為由与非门构成的低电平有效的简单RS触发器,G为置位端、P为复位端 根据题意列出状态转换真值表 第 * 页 利用卡诺图进行化简 特性方程: RS无需约束条件 第 * 页 例:试画出JK 触发器转换成AB触发器的逻辑图。AB触发器的功能表如图所示 解:先写出AB触发器的特性方程

根据如图所示的逻辑函数电路图写出逻辑函数表达式并化简,然后根据逻辑表达式列出真值表... 根据如图所示的逻辑函数电路图写出逻辑函数表达式并化简,然后根据邏辑表达式列出真值表
    知道合伙人金融证券行家
    知道合伙人金融证券行家

    毕业某财经院校就职于某国有银行二级分行。

你对这个回答的評价是

我要回帖

更多关于 试分析如图所示电路的逻辑功能 的文章

 

随机推荐