集成优先编码器编码器两个串联为什么有个Q3

  74LS148是8 线-3 线优先编码器共有 54/74148 囷 54/74LS148 两种线路结构型式,将 8 条数据线(0-7)进行 3 线(4-2-1)二进制(八进制)优先编码即对最高位数据线进行译码。利用选通端(EI)和输出选通端(EO)可进行八进制扩展

  0-7 编码输入端(低电平有效)

  EI 选通输入端(低电平有效)

  A0、A1、A2 三位二进制编码输出信号即编码 輸 出 端(低电平有效)

  GS 片优先编码输出端即宽展端(低电平有效)

  EO 选通输出端,即使能输出端

  由74ls148真值表可列输出逻辑方程为:

  该编码器有8个信号输入端3个二进制码输出端。此外电路还设置了输入使能端EI,输出使能端EO和优先编码工作状态标志GS当EI=0时,编碼器工作;而当EI=1时则不论8个输入端为何种状态,3个输出端均为高电平且优先标志端和输出使能端均为高电平,编码器处于非工作状态这种情况被称为输入低电平有效,输出也为低电来有效的情况当EI为0,且至少有一个输入端有编码请求信号(逻辑0)时优先编码工作狀态标志GS为0。表明编码器处于工作状态否则为1。

  输入电压:min 2V

  发射极间电压:±5.5V

  工作环境温度 :0~70℃

  贮存温度:-65~150℃

  74LS48的76,23引脚接受来自74LS192的输出信号并把它译码 显示在数码管上。74LS192的910,1115引脚完成时间设定功能,本设计要求定时30秒所以把左边的芯片的1,15引脚接高电位期于的全接低位,使的初始时间设定为30秒555芯片完成产生秒脉冲的功能。工作过程为:抢答开始前74LS192的置数端为低电位,处于初始状态数码管显示为30,5引脚接高电位抢答开始后,秒脉冲冲推动右边的芯片开始倒记时同时右边芯片产生的信号做為左边芯片的CP信号推动左边的芯片倒记时,完成十进制的倒记时功能当有人抢答后1Q的输出为1,经过非门后变为0通过与门屏蔽了秒信号,停止记时完成显示抢答时间的功能。当记到了30秒时左边的芯片产生的定时到信号输出为低电位,也屏蔽了秒信号使得数码管显示為00。

  2.用两个74ls148优先编码器芯片扩展为十六线-四线优先编码器的电路连线图

  其工作原理是:当主持人控制开关处于“清零”位置时,RS触发器的R端为低电平输出端(4Q~1Q)全部为低电平。于是74LS48的BI=0显示器灭灯;74LS148的选通输入端ST=0,74LS148处于工作状态此时锁存电路不工作。当主歭人将开关拨到“开始”位置时优先编码电路和锁存电路同时处于工作状态,既抢答器处于等待工作状态等待输入端I7、I6、I5、I4、I3、I2、I1、I0輸入信号,当有选手将键按下时(如按下S5)74LS148的输出Y2Y1Y0=010,YEX=0

  经RS锁存器后CTR=1,BI=1此时74LS279处于工作状态,4Q3Q2Q=101经74LS48译码后,显示器显示出“5”此外,CTR=1使74LS148的ST端为高电平,74LS148处于禁止工作状态封锁了其它按键的输入。当按下的键松开后74LS148的YEX高电平,但由于CTR维持高电平不变所以74LS148仍处于禁止工作状态,其它按键的输入信号仍不会被接受这就保证了抢答者的优先性以及抢答电路的准确性。当优先抢答者回答完问题后主歭人操作控制开关S,使抢答电路复位以便进行下一轮抢答。

  74LS148是8 线-3 线优先编码器共有 54/74148 囷 54/74LS148 两种线路结构型式,将 8 条数据线(0-7)进行 3 线(4-2-1)二进制(八进制)优先编码即对最高位数据线进行译码。利用选通端(EI)和输出选通端(EO)可进行八进制扩展

  0-7 编码输入端(低电平有效)

  EI 选通输入端(低电平有效)

  A0、A1、A2 三位二进制编码输出信号即编码 輸 出 端(低电平有效)

  GS 片优先编码输出端即宽展端(低电平有效)

  EO 选通输出端,即使能输出端

  由74ls148真值表可列输出逻辑方程为:

  该编码器有8个信号输入端3个二进制码输出端。此外电路还设置了输入使能端EI,输出使能端EO和优先编码工作状态标志GS当EI=0时,编碼器工作;而当EI=1时则不论8个输入端为何种状态,3个输出端均为高电平且优先标志端和输出使能端均为高电平,编码器处于非工作状态这种情况被称为输入低电平有效,输出也为低电来有效的情况当EI为0,且至少有一个输入端有编码请求信号(逻辑0)时优先编码工作狀态标志GS为0。表明编码器处于工作状态否则为1。

  输入电压:min 2V

  发射极间电压:±5.5V

  工作环境温度 :0~70℃

  贮存温度:-65~150℃

  74LS48的76,23引脚接受来自74LS192的输出信号并把它译码 显示在数码管上。74LS192的910,1115引脚完成时间设定功能,本设计要求定时30秒所以把左边的芯片的1,15引脚接高电位期于的全接低位,使的初始时间设定为30秒555芯片完成产生秒脉冲的功能。工作过程为:抢答开始前74LS192的置数端为低电位,处于初始状态数码管显示为30,5引脚接高电位抢答开始后,秒脉冲冲推动右边的芯片开始倒记时同时右边芯片产生的信号做為左边芯片的CP信号推动左边的芯片倒记时,完成十进制的倒记时功能当有人抢答后1Q的输出为1,经过非门后变为0通过与门屏蔽了秒信号,停止记时完成显示抢答时间的功能。当记到了30秒时左边的芯片产生的定时到信号输出为低电位,也屏蔽了秒信号使得数码管显示為00。

  2.用两个74ls148优先编码器芯片扩展为十六线-四线优先编码器的电路连线图

  其工作原理是:当主持人控制开关处于“清零”位置时,RS触发器的R端为低电平输出端(4Q~1Q)全部为低电平。于是74LS48的BI=0显示器灭灯;74LS148的选通输入端ST=0,74LS148处于工作状态此时锁存电路不工作。当主歭人将开关拨到“开始”位置时优先编码电路和锁存电路同时处于工作状态,既抢答器处于等待工作状态等待输入端I7、I6、I5、I4、I3、I2、I1、I0輸入信号,当有选手将键按下时(如按下S5)74LS148的输出Y2Y1Y0=010,YEX=0

  经RS锁存器后CTR=1,BI=1此时74LS279处于工作状态,4Q3Q2Q=101经74LS48译码后,显示器显示出“5”此外,CTR=1使74LS148的ST端为高电平,74LS148处于禁止工作状态封锁了其它按键的输入。当按下的键松开后74LS148的YEX高电平,但由于CTR维持高电平不变所以74LS148仍处于禁止工作状态,其它按键的输入信号仍不会被接受这就保证了抢答者的优先性以及抢答电路的准确性。当优先抢答者回答完问题后主歭人操作控制开关S,使抢答电路复位以便进行下一轮抢答。

2. 新建一张电路图文档,调用 8 线-3 线优先编码器芯片 74148(注意其均是低电平有 效) ,完成设计 3. 对电路图进行编译,仿真。 4. 用 VerilogHDL 语言...

集成优先编码器优先编码器举例——74148(8线-3线) 注意:该电路为反碼输出EI为使能输入端(低电平有效),EO为使能 输出端(高电平有效) ,GS为优先编码工作标志(低电平...

如图所示的是八线-三线编码器 74148 的惯用符号及...优先编碼器扩展为十六线-四线优先编码器的连线图 -...常用集成优先编码器电路型号及管脚... 3页 5下载券 喜欢...

3.31 授课主题 教学目的 教学 重点、难点 教学准备 1.掌握优先编码的概念 2....74148 是一个八线-三线优先级 编码器。 74148 优先编码器为 16 脚的集成优先编码器芯片...

8 线—3 线优先编码器 在优先编码器电路中,允许同時输入两个以上编码信号...真值表可列输出逻辑方程为: 由 74148 真值表可列输出逻辑方程为: A2 = (...

用74LS148和逻辑门电路实现16:4线优先编码器 - 实验 MSI(中规模集成優先编码器组合电路)应用 一、实验目的 1、掌握 MSI 芯片引脚图、功能表、原理图等查阅方法; 2、...

我要回帖

更多关于 集成编码器 的文章

 

随机推荐