怎么把dcm出来的时钟设为什么是异步时钟

君,已阅读到文档的结尾了呢~~
DCM使用详解DCM,dcm,DCM8
扫扫二维码,随身浏览文档
手机或平板扫扫即可继续访问
DCM使用详解
举报该文档为侵权文档。
举报该文档含有违规或不良信息。
反馈该文档无法正常浏览。
举报该文档为重复文档。
推荐理由:
将文档分享至:
分享完整地址
文档地址:
粘贴到BBS或博客
flash地址:
支持嵌入FLASH地址的网站使用
html代码:
&embed src='/DocinViewer-4.swf' width='100%' height='600' type=application/x-shockwave-flash ALLOWFULLSCREEN='true' ALLOWSCRIPTACCESS='always'&&/embed&
450px*300px480px*400px650px*490px
支持嵌入HTML代码的网站使用
您的内容已经提交成功
您所提交的内容需要审核后才能发布,请您等待!
3秒自动关闭窗口您的位置: >
DCM主要功能1. 分频倍频:DCM可以将输入时钟进行multiply或者divide,从而得到新的输出时钟。2. 去skew:DCM还可以消除clock的skew,所谓skew就是由于传输引起的同一时钟到达不同地点的延迟差。3. 相移:DCM还可以实现对输入时钟的相移输出,这个相移一般是时钟周期的一个分数。4. 全局时钟:DCM和FPGA内部的全局时钟分配网络紧密结合,因此性能优异。5. 电平转换:通过DCM,可以输出不同电平标准的时钟。&
DCM的特点与能力(Spartan-3系列为例)
数量:4 DCM / FPGA(也有例外)-- 应该够用了
数字频率综合器输入(CLKIN):1-280MHz
延迟锁相环输入(CLKIN):18-280MHz
时钟输入源(CLKIN):& Global buffer input pad& Global buffer output& General-purpose I/O (no deskew)& Internal logic (no deskew)-- 上面最后两个分别是外部的普通IO口和内部的逻辑,没有deskew,所以时钟质量不会很好。
频率综合器输出(CLKFX、CLKFX180):是CLKIN的M/D倍,其中&M=2..32&D=1..32-- 这样看来最大能倍频32倍,最小能16分频。
时钟dividor输出(CLKDV):是CLKIN的下列分频& 1.5, 2, 2.5, 3, 3.5, 4, 4.5, 5, 5.5, 6, 6.5, 7, 7.5, 8, 9, 10, 11, 12, 13, 14, 15, or 16-- 发现没有,最大的分频也是16。不过能支持半分频,比用频率综合器方便。
倍频输出(CLK2X、CLK2X180):CLKIN的2倍频
时钟conditioning、占空比调整:这个对所有时钟输出都施加,占空比为50%。
1/4周期相移输出(CLK0/90/180/270):是CLKIN的1/4周期相移输出。
半周期相移输出(CLK0/180、CLK2X/180、CLKFX/180):相差为180度的成对时钟输出。
相移精度:最高精度为时钟周期的1/256。
时钟输出:9个& 到全局时钟网的时钟输出:最多9个中的4个& 到General purpose互联:最多9个& 到输出脚:最多9个-- 可见9个时钟输出可以随意链接内部信号或者外部输出,但是进入全局时钟网的路径最多只有4个。
DCM的位置在哪?我们以Spartan3系列为例。FPGA看上去就是一个四方形。最边缘是IO pad了。除去IO pad,内部还是一个四方形。四个角上各趴着一个DCM。上边缘和下边缘中间则各趴着一个全局Buffer的MUX。这样的好处是四个DCM的输出可以直接连接到全局Buffer的入口。下面是手绘简图,很丑是吧,呵呵。&&
DCM是全局时钟网络可选的一部分一般,时钟通过一个“全局输入buffer”和“全局时钟buffer” 进入全局时钟网络。如下所示GCLK ---&( IBUFG ---& BUFG) ---& low skew global clock network在需要的时候,DCM也成为全局时钟网络的一环。&&
DCM 内部构成一览1. DLL 延迟锁定环&&& 说是延迟锁定环,但是我觉得叫做延迟补偿环更加贴切。因为DLL的主要功能是消除输入时钟和输出时钟之间的延迟,使得输入输出在外部看来是透明连接。&&& 实现这种功能的原理是:DLL通过输出时钟CLK0或者CLK2X观察实际的线路延迟,然后在内部进行补偿。&&& 一句话,DLL的核心功能是无延迟。&&& DLL的输出是CLK0, CLK90, CLK180, CLK270, CLK2X, CLK2X180, 和 CLKDV。2. DFS 数字频率综合&&& DFS的主要功能是利用CLKIN合成新的频率。&&& 合成的参数是:M(multiplier)和 D(divisor)。通过MD的组合实现各种倍频和分频。&&& 如果不使用DLL,则DFS的合成频率和CLKIN就不具有相位关系,因为没有延迟补偿,相位就不再同步。3. PS 相位偏移&&& 注意这个相位偏移不是DLL中输出CLK90/180/270用的。这个PS可以令DCM的所有9个输出信号都进行相位的偏移。偏移的单位是CLKIN的一个分数。&&& 也可以在运行中进行动态偏移调整,调整的单位是时钟的1/256。这个功能我们平时不常用。4. 状态逻辑&&& 这个部分由 LOCKED 信号和 STATUS[2:0] 构成。LOCKED信号指示输出是否和CLKIN同步(同相)。STATUS则指示DLL和PS的状态。&
///////////////////////////////////////////////////////////////////////////////////////////////////////////////DCM_BASE DCM_BASE是基本数字时钟管理模块的缩写,是相位和频率可配置的数字锁相环电路,常用于FPGA系统中复杂的时钟管理。如果需要频率和相位动态重配置,则可以选用DCM_ADV原语;如果需要相位动态偏移,可使用DCM_PS原语。DCM系列原语的RTL结构如图3-8所示。模块接口信号的说明如表3-8所列。&&DCM_BASE组件可以通过Xilinx的IP Wizard向导产生,也可以直接通过下面的例化代码直接使用。其Verilog的例化代码模板为: // DCM_BASE: 基本数字时钟管理电路(Base Digital Clock Manager Circuit) // 适用芯片:Virtex-4/5 // Xilinx HDL库向导版本,ISE 9.1 DCM_BASE #( .CLKDV_DIVIDE(2.0), // CLKDV分频比可以设置为: 1.5,2.0,2.5,3.0,3.5,4.0,4.5,5.0,5.5,6.0,6.5 // 7.0,7.5,8.0,9.0,10.0,11.0,12.0,13.0,14.0,15.0 or 16.0 .CLKFX_DIVIDE(1), // Can be any integer from 1 to 32 // CLKFX信号的分频比,可为1到32之间的任意整数 .CLKFX_MULTIPLY(4), // CLKFX信号的倍频比,可为2到32之间的任意整数 .CLKIN_DIVIDE_BY_2("FALSE"), // 输入信号2分频的使能信号,可设置为TRUE/FALSE .CLKIN_PERIOD(10.0), // 指定输入时钟的周期,单位为ns,数值范围为1.25~1000.00。 .CLKOUT_PHASE_SHIFT("NONE"), // 指定移相模式,可设置为NONE或FIXED .CLK_FEEDBACK("1X"), // 指定反馈时钟的频率,可设置为NONE、1X或2X。相应的频率关系都是针对CLK0而言的。 .DCM_PERFORMANCE_MODE("MAX_SPEED"), // DCM模块性能模式,可设置为 MAX_SPEED 或 MAX_RANGE .DESKEW_ADJUST("SYSTEM_SYNCHRONOUS"), // 抖动调整,可设置为源同步、系统同步或0~15之间的任意整数 .DFS_FREQUENCY_MODE("LOW"), // 数字频率合成模式,可设置为LOW或HIGH 两种频率模式 .DLL_FREQUENCY_MODE("LOW"), // DLL的频率模式,可设置为LOW、HIGH或HIGH_SER .DUTY_CYCLE_CORRECTION("TRUE"), // 设置是否采用双周期校正,可设为TRUE或FALSE .FACTORY_JF(16'hf0f0), // 16比特的JF因子参数 .PHASE_SHIFT(0), // 固定相移的数值,可设置为 -255 ~ 1023之间的任意整数 .STARTUP_WAIT("FALSE") // 等DCM锁相后再延迟配置DONE管脚,可设置为TRUE/FALSE ) DCM_BASE_inst ( .CLK0(CLK0), // 0度移相的DCM时钟输出 .CLK180(CLK180), // 180度移相的DCM时钟输出 .CLK270(CLK270), // 270度移相的DCM时钟输出 .CLK2X(CLK2X), // DCM模块的2倍频输出 .CLK2X180(CLK2X180), // 经过180度相移的DCM模块2倍频输出 .CLK90(CLK90), // 90度移相的DCM时钟输出 .CLKDV(CLKDV), // DCM模块的分频输出,分频比为CLKDV_DIVIDE .CLKFX(CLKFX), // DCM合成时钟输出,分频比为(M/D) .CLKFX180(CLKFX180), // 180度移相的DCM合成时钟输出 .LOCKED(LOCKED), // DCM锁相状态输出信号 .CLKFB(CLKFB), // DCM模块的反馈时钟信号 .CLKIN(CLKIN), // DCM模块的时钟输入信号 .RST(RST) // DCM 模块的异步复位信号 ); // 结束DCM_BASE模块的例化过程 在综合结果分析时,DCM系列原语的RTL结构如图3-36所示。 &图3-36 DCM模块的RTL级结构示意图&
Spartan-3 DCM的兼容性&&& S3 的DCM和 Virtex-II 以及pro的DCM 功能基本相同。但是S3 DCM的技术属于3代技术,因此在抗噪性能、相移能力方面有进一步提高。(客观的说,对我们的普通应用,不是特别重要。)&&&&但是和Spartan-2系列相比,有很大改进。S2系列不叫DCM叫DLL,可见DFS和PS等功能完全是新加入的,所以S2系列其实除了二倍频几乎没有倍频和分频能力。从这点来讲,S3真的是用起来很爽了。&
DCM 输入时钟的限制&&& 和所有物理器件一样,DCM的工作范围也是受限的。由于DLL和DFS的要求各不相同,因此DCM的输入频率的限制也视乎是否同时使用DLL和DFS还是单独使用其中之一。如果同时使用,则取限制较严格者作为整个DCM系统的限制。我们来看两者的独立限制。&&&& 呵呵,这部分内容不用记哦,需要的时候查一下软件或者手册就可以了。只要明白“CLKIN输入频率有限制,而且DLL、DFS同时使用时取其严格者” 这些道理就可以了。&&& 除了时钟限制之外,对于时钟的质量也有一定限制,主要有3个:1. CLKIN cycle-to-cycle jitter:约束了前后两个CLKIN周期的差异;2. CLKIN period jitter:约束了100万个cycle中最大周期和最小周期之间的差异;3. CLKFB path delay variation:约束了从外部进来的反馈回路的延迟波动,这种延迟波动在概念上其实和jitter如出一辙。具体数值请查手册,知道有这么回事就可以了。
LOCKED信号的行为方式LOCKED信号用于指示整个DCM系统已经和CLKIN同步,从LOCKED信号有效开始,输出时钟才可以使用,在此之前,输出时钟可能会处于各种复杂的不稳定状态。我们来看一下LOCKED信号的行为状态机。FPGA配置:&&& if (CLKIN已经稳定) next_state = 判断同步;&&& else&&&&&&&&&&&&&&&&&&&&&&&& next_state = RST_DCM;判断同步:&&& if (已经同步)&&&&&&&&& next_state = 判断同步;&&& else&&&&&&&&&&&&&&&&&&&&&&&& next_state = 同步失败;同步失败:&&&&&&&&&&&&&&&&&&& next_state = RST_DCM;RST_DCM:&&&&&&&&&&&&&&&&& next_state = FPGA配置;现在来看看各个状态下的输出。case (state)&&& FPGA配置: LOCKED = 0;&&& 判断同步:&& LOCKED = 1;&&& 同步失败:&& LOCKED = 0;&&& RST_DCM:LOCKED = 0;endcase
RST 信号——重启锁定&&& RST信号用于在时钟不稳定或者失去锁定时,将DCM的相关功能重置,从而重新启动锁定追踪。&&& 作为一个输入信号,RST无法被DCM自身置位,因此需要我们的应用设计来控制这个RST信号,否则需将其接地。&&& 置位RST会将延迟tap的位置置0,因此可能会产生glitch或者是duty cycle 发生变化,另外相位偏移也会重置回到默认值。
DCM 生成向导安装了ISE就能得到一系列accessories。利用其中的Architecture Wizard 我们可以生成DCM模块。生成的DCM将产生3种输出:1. 一个例化了DCM的逻辑综合文件(采用生产商特定格式的VHDL / Verilog)2. 一个UCF文件控制特定实现3. 所有其他用户设置都保存到XAW(Xilinx Architecture Wizard)文件中。接下来描述一下向导使用步骤。1. 从ISE或者Arch wizard中启动界面;2. 第一个页面做基本配置:路径、XAW文件名、VHDL / Verilog选择、综合工具、FPGA型号;3. 进行General setup,一看就明白,不细说,注意一下几点:&&& - CLKIN source 如果选 external 则 DCM 的 CLKIN 会自动连接到 IBUFG。&&& - Feedback如果选 internal 则反馈来自 BUFG。4. 高级设置&&& - 选择FPGA的配置过程是否包含DCM的锁定,如果是,则配置完成信号DONE将在LOCKED信号有效后方能有效。&&& - 选择CLKIN是否要除2。由于DCM的输入频率有限,对于过高的输入时钟通过除2使之可用。&&& - Deskew调整,这个选项建议在咨询xilinx工程师后再使用。5. 时钟输出口 Buffer 设置&&& - 默认情况下所有输出口都链接 BUFG 全局时钟网络入口&&& - 由于全局时钟网络的入口有限,用户可以定制时钟输出口连接到其他类型的Buffer&&&&&& - Global Buffer:进入全局时钟网络的入口Buffer,共有4个,简称BUFG&&&&&& - Enabled Buffer:还是上面的4个全局时钟Buffer,但是配置为有使能信号控制,简称BUFGCE&&&&&& - Clock MUX:还是上面的4个全局时钟Buffer,但是配置为 2-to-1 MUX类型,由S信号控制选出,简称BUFGMUX&&&&&& - Low skew line:没有buffer了,只能使用 skew 比较小的连线&&&&&& - Local Routing:连到本地,skew的要求不是很严格&&&&&& - None:禁止输出&&& - 对于Enabled Buffer类型和Clock Mux类型,需要指定En口的名字&&& - 需要为输出时钟信号指定名字或者使用默认6. 设置DFS&&& - 设置目标输出频率,然后按calculate,自动生成 M/D 值和 Jitter 值&&& - 或者手动设置 M/D 值,然后按calculate,自动生成频率和 Jitter 值7. 最后输出所需的3种文件。
本文翻译自Using Digital Clock Managers (DCMs) in Spartan-3 FPGAs&
非常好我支持^.^
不好我反对
相关阅读:
( 发表人:发烧友 )
评价:好评中评差评
技术交流、我要发言
发表评论,获取积分! 请遵守相关规定!提 交
Powered by: 电子发烧友 (
. .All Rights Reserved 粤ICP备号如何将MicroBlaze输入时钟从差分时钟改为单输入-嵌入式系统-电子产品世界
|||||||||||
& 如何将MicroBlaze输入时钟从差分时钟改为单输入
如何将MicroBlaze输入时钟从差分时钟改为单输入
第一步,创建一个工程.
第二步,删除clock_generator.
第三步,删除时钟输入信号.
第四步,创建一个时钟输入信号.
如何将 MicroBlaze 输入时钟从差分时钟改为
单输入时钟
感谢 Ricky 的帮忙。
第一步,创建一个工程
第二步,删除 clock_generator.
第三步,删除时钟输入信号.
第四步,创建一个时钟输入信号.
创建后 MHS 文件中有下列内容:
PORT clk_100_0000MHz = clk_100_0000MHz, DIR = I, SIGIS = CLK
第五步,将 proc_sys_reset 模块的 Dcm_Locked 信号做完 external 信号。如果外部用了
DCM,那么可以把那个 DCM 的 Lock 信号进来,接到 Dcm_locked 信号上。如果没有,就
第六步,使用新的时钟输入信号
关闭 XPS 工程。在 MHS 文件中,替换时钟信号。也可以在 XPS 工程中做,只是步骤很多。
然后再打开 XPS 工程,可以看到时钟信号已经全部改变。
第七步,生成顶层代码。如果外部用了 DCM,那么可以把那个 DCM 的 Lock 信号进来,接
到 Dcm_locked 信号上。如果没有,就接 1。
module module_3_stub
sm_fan_pwm_net_vcc,
RS232_Uart_1_sout,
RS232_Uart_1_sin,
LEDs_8Bits_TRI_O,
DIP_Switches_TRI_I,
output sm_fan_pwm_net_
output RS232_Uart_1_
input RS232_Uart_1_
input RESET;
output [7:0] LEDs_8Bits_TR……
分享给小伙伴们:
如何将MicroBlaze输入时钟从差分时钟改为单输入
相关资源,
该用户资料分享
相关新闻,
相关电路,
微信公众号二
微信公众号一异步多时钟系统,asynchronous multi-clock system,音标,读音,翻译,英文例句,英语词典
说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置: ->
-> 异步多时钟系统
1)&&asynchronous multi-clock system
异步多时钟系统
The global positioning system P-code acquisition is an asynchronous multi-clock system.
GPS P码捕获处理器是异步多时钟系统,在创建基于FPGA的捕获处理器时,必须考虑控制信号和数据如何在多个时域内传递。
2)&&asynchronous and multi-clock domain
异步多时钟
3)&&multi-clock system
多时钟系统
This paper describes the synchronization technology for multi-clock system.
对多时钟系统的同步问题进行了讨论,提出了亚稳态的概念及其产生机理和危害;叙述了控制信号和数据通路在多时钟域之间的传递;讨论了控制信号的输出次序对同步技术的不同要求;重点论述了常用的数据通路同步技术———用FIFO实现同步的原理及其实现思路。
Taking advantage of EDA, we design the chip which has the multi-clock system, Ha Vard structure and two pipeline stages, and achieve a LCD driver circuit within the chip.
介绍了一个低功耗嵌入式微控制器的电路结构及其VLSI的实现,该芯片利用EDA辅助设计实现了多时钟系统、哈佛结构、两级流水线结构以及内置液晶驱动电路,其指令集采用了类似通用八位机PIC16C5X的精简指令集。
4)&&asynchronous clock
An asynchronous clock can be used to control the exposures s.
为了改善图像采集的质量,通过分析高速彩色线阵CCD三色错位产生的机理,提出了三色错位的几种修正方法:棱镜分光法、异步时钟控制曝光法、通过软件修正法。
In this paper, a new mechanism to improve the cluster monitor system based on asynchronous clock is proposed.
针对当前已有的机群管理系统在时效性、健壮性等方面的不足,提出了一种基于异步时钟的服务器监测技术,通过把指定的服务器集合组成一个具有反馈机制的环形队列的方法,使得用户能够将机群作为一个整体来进行管理。
5)&&system time synchronization
系统时钟同步
6)&&clock synchronous system
时钟同步系统
This paper discusses similarities and differences between clock synchronous system and time synchronous system.
本文讨论了时钟同步系统与时间同步系统的异同点,详细地研讨了硬件同步时钟与软件同步时钟。
补充资料:时钟控制系统
&&&&  用定时装置产生控制作用的系统,又称时间控制系统。时钟控制系统的应用范围很广,从常见的闹钟、洗衣机的定时控制直到导弹和卫星发射装置的顺序控制都是时钟控制系统。时钟控制系统通常是开环控制系统,包括定时装置和受控装置(或受控过程)两个基本部分。    定时装置有时间开关、延时继电器、定时器和时序式顺序控制器等多种类型。    ① 时间开关 时间装置(如时钟、同步电动机等)通过齿轮传动带动定时刻度盘,在预先设定的时刻断开或闭合电气触点。在工厂、家庭和交通管理中,时间开关被广泛用来打开或关断照明灯光、供暖系统、家用电器和交通信号灯等。    ② 延时继电器 又称时间继电器。延时继电器在通电或断电以后,经过一个预先设定的时间延迟使触点断开或闭合而进行控制。例如,在异步电动机起动过程中,采用延时继电器先使电动机在限流电阻下降压启动,等到经过一个预定的延迟时间后闭合触点切除限流电阻,从而在启动中避免电流过大而烧毁电动机,在启动过程结束后又不增加电能消耗。    ③ 定时器 又称间隔定时器。在间隔定时器中,可在一定范围内任意设定时间间隔。定时器工作时,先使触点改变状态,由断开(闭合)到闭合(断开),在设定的这段时间过去后,触点又恢复到原来状态。这种装置要求时间间隔非常精确,而且时间间隔可比延时继电器长许多倍。定时器的功能与延时继电器类似。一个常见的例子是复制照片过程中对曝光时间的控制。    ④ 时序式顺序控制器 这种装置用来按照时间顺序对系统进行定时控制。例如,使退火炉的温度根据规定的顺序随时间变化。  
说明:补充资料仅用于学习参考,请勿用于其它任何用途。| 产品报价
您当前的位置: &
& 飞利浦DCM 580特色
飞利浦DCM 580(PHILIPS DCM 580特色)
参考报价:苹果iPod/iPhone音箱 | 140W | 100Hz-2KHz | 有源 | 4Ω | 80dB | 300×mm | 3.5mm耳机输入 DOC接口 | 18kg&上市时间:日
【评测】实体店购买:人气满意度评论数IT168经销商报价其他
飞利浦 DCM 580怎么样
&&& 正在使用、曾经使用、即将使用iPhone手机的朋友们,相信都会为iPhone漂亮的外观、简单灵动的操作界面,多点触控(Multi-touch)的功能以及齐全的日常应用软件而着迷。面对越来越庞大的iPhone手机使用者市场,周边的配备软件和产品也逐步跟随脚步,发展起来,音箱也是其中一个。一台iphone加上一款飞利浦音箱,电影院就可以畅享无阻了。
&  今天,我们将揭晓的正是这么一款完美契合iphone的“音乐之塔”——飞利浦DCM580音响,它不同于以往支持苹果dock接口的扬声器产品走的是迷你路线,则采用的是1M高的圆柱设计紧凑,适合放在房间的任何地方,更多的是可以完美的搭配你的家居风格,生活意境不错。
  飞利浦这一款多媒体系统DCM580音响采用了“精于心 简于形”前瞻性设计理念,从外观造型上看,简单明了的它颇像夏天使用的塔式电风扇,有“擎天一柱”之气势。
▲“音乐之塔”飞利浦DCM580音响
  对于市面上支持苹果dock接口的迷你扬声器,我们都颇为熟悉了,这种“迷你+数码”的感觉带来了不少便利,但多少也牺牲了一部分音效。Philips近年的iPod扬声器均走迷你路线,很久没有推出如此大型的音响组合,飞利浦“音乐之塔”DCM580这一款音响不同于以往的MINI扬声器来播放dock音乐,拥有的1M高的圆柱设计便引起了不错的关注。
触控潮流不止!让操作更自在
  触控音箱就是一种最新的人性化产品,可以让音乐爱好者得以从繁琐的按钮操作、线控操作中解脱出来,将精力完全集中于音乐本身,舒展愉悦的心境。飞利浦DCM580音响正是如此,让操作变得更加自在。
▲“音乐之塔”飞利浦DCM580音响 触控设计
  飞利浦DCM580音响采用了黑色外观搭配上银灰色的底盘和部分线条,整体看来圆润细腻易于搭配。在其机身顶部位置除了中间内凹的iPod/iPhone的基座外,其四维的圆环部分则是其操控区,采取了触控式操作。
▲“音乐之塔”飞利浦DCM580音响& 顶部环状操控区
&  在圆环的顶部有显示面板,可以用以显示当前的状态,显示面板的右边有一个小小的红外传感器,左边则设置着一个开关按键,还可以用以切换。在圆环的下分布有众多的触摸键,可以用以开始\暂停、停止、上一曲\下一曲、音量大小调节、选择来源(CD、FM、iPod/iPhone、USB或者MP3 LINK)以及弹出光盘等操作键。
▲“音乐之塔”飞利浦DCM580音响 触摸键
  接上电源后,该款音响在其顶部的弧形机顶中泛出微微蓝光,犹如一盏落地夜灯,为美妙的音乐增添不少浪漫气氛。飞利浦DCM580音响内置低音扬声器的 4.1 音响系统,总输出功率为140W。
▲“音乐之塔”飞利浦DCM580音响 蓝光点缀
可播放 iPhone/iPod 音乐并为其充电
&  在DCM580机顶位置设有iPod/iPhone的基座,接上iPod/iPhone便会自动启动,该基座面是一个约45度角的斜面,呈现出后高前低的效果,易于操作和iPod/iPhone的衔接。
▲“音乐之塔”飞利浦DCM580音响 iPod/iPhone基座
▲“音乐之塔”飞利浦DCM580音响 iPod/iPhone基座可旋转
  一边为iPhone/iPod 充电,一边聆听喜爱的音乐是飞利浦DCM580音响带来的享受,不用担心电池电量耗尽的问题,直接为其充电即可。该iPhone/iPod基座还可以进行旋转,可以让iPhone呈水平,方便选取iPhone中的音乐,导航专辑封面更容易。
▲飞利浦DCM580音响 iPod/iPhone基座可为其充电
&  在iPod/iPhone基座上有两个按钮可以弹出iPod/iPhone。飞利浦DCM580采用的PureDigital技术能将令数码音乐更加纯净自然。
▲飞利浦DCM580音响 两个按钮可以弹出iPod/iPhone
吸入式CD播放设计+遥控器+时钟
  DCM580是一款支持iPhone/iPod、光盘和USB设备的多功能一体音箱,除了iPhone/iPod底座颇为显眼外,在圆柱箱体的立柱之间有吸入式的CD的播放设计,不仔细看,很难发现,算是隐藏性比较好的,这样也使其更具特色。
▲飞利浦DCM580音响 立柱间有吸入式CD
  飞利浦DCM580这款音响除了支持正版CD光盘外,也支持自助从互联网上的正式音乐网站下载 MP3 或 WMA 歌曲通过翻录音频CD 进行播放。
▲飞利浦DCM580音响 吸入式CD颇为隐蔽
▲飞利浦DCM580音响
  这一款飞利浦DCM580音响&还拥有遥控器,只要远远的对着一按,便可以随意调节音量的大小,可以随意开关音箱,避免了只能近距离的操作,无法离开音箱的窘态。可以说这一项扩展功能的使用,给“懒人”用户带来了一定的享受。
▲飞利浦DCM580音响 遥控器搭配
  该款遥控器除了基本的操控外,还能在待机模式下,进行时钟的设置,使飞利浦DCM580音响具备时钟功能,按“PROG\CLOCK”键可激活该模式,可选择12小时或24小时格式。
▲飞利浦DCM580音响 遥控器可设置时钟
MP3 Link 连接、U盘直读
  在飞利浦DCM580音响机身一侧还有USB接口,只需将U盘等设备插入音响上的USB 端口,就可以直接从设备上播放数码音乐。
▲飞利浦DCM580音响 侧面的USB接口
▲飞利浦DCM580音响 直读U盘
  除了iPod/iPhone的基座、吸入式CD槽、USB端口外,飞利浦DCM580音响还可以通过MP3 Link 连接音源设备,支持笔记本、台式机、MP3播放器等音源设备,颇为方便。
▲飞利浦DCM580音响 MP3 LINE
  在音响的后面上方有一个方形的槽,可以自由的拎起来随意摆放,在方槽的下方则不显眼的设置着一个MP3 Link 接口,通过3.5mm的接口连线便能与音源设备融合在一起。
▲飞利浦DCM580音响 背面的MP3 LINE
数码FM电台给飞利浦更多选择
  多功能于一身的飞利浦DCM580音响还具备了收听数码FM 电台的便利,在箱体后部的下方设置着FM AERIAL插孔,将随附的FM天线与其插孔连接好,便能畅享电台。
▲飞利浦DCM580音响 支持收听FM
▲飞利浦DCM580音响 FM AERIAL插孔
  按“TUNER”按键来选择调谐器的来源,按住“PROG\CLOCK”将显示“SEARCH”来进行自动搜索电台。而且飞利浦DCM580音响还可以进行记忆存储电台,这样就可以迅速访问最爱电台,而不必反复地手动调谐频率。
▲飞利浦DCM580音响 自动搜索电台
▲飞利浦DCM580音响 倒相孔
▲飞利浦DCM580音响 底座
试听环节:
  主流平台:采用了一台Apple MacBook Pro作为声音输出端来进行MP3 Link 。这台MacBook Pro的Codec部分采用了Cirrus Logic出品的HD Audio Codec,并在PCB的设计上采用了低干扰设计。因此,它的音质行和听感,相比普通PC主板采用的Realtek Codec要好不少。而USB直读方面,则是从网络上下载了MP3格式的流行音乐进行测试。
▲飞利浦DCM580音响
流行曲目试听:Lady GaGa-Poker Face、Alejandro专辑名称:The Fame歌手名称:Lady GaGa唱片公司:Akon专辑语种:英语发行时间:2008
  Lady Gaga 的单曲:“Poker Face”,2010年世界音乐奖“世界最佳单曲”,《亚瑟和他的迷你王国2》主题曲。2009年MTV大奖最佳单曲&2010年美国格莱美大奖最佳舞曲提名。Lady GaGa获得的五个奖项分别是“世界最佳专辑”(《The Fame》)、“世界最佳单曲”(《Poker Face》)、“世界最佳流行/摇滚艺人”、“世界最佳新人”和“美洲最畅销艺人”。
  从测试曲目本身来看,Lady GaGa的Poker Face、Alejandro以及她的其它歌曲都有着鲜明独到的曲风,摇滚味十足,对于音箱低频的速度、力度、质量和能量都有全面的考察。同时,音箱对于整体曲目的把控能力来说,这类曲目也是一个较大的考验。
试听感受:
  从测试曲目本身来看,Lady GaGa的Poker Face、Alejandro以及她的其它歌曲都有着鲜明独到的曲风,摇滚味十足,对于音箱低频的速度、力度、质量和能量都有全面的考察。同时,音箱对于整体曲目的把控能力来说,这类曲目也是一个较大的考验。从一开声,飞利浦DCM580音响就均衡的比较好,没有给人太多的突兀感。
  Poker Face和Alejandro这两首曲子,主要就是听它们的节奏,以及曲目所表现出来的氛围和感觉。在大约15平方米的房间中,飞利浦DCM580音响演绎开场鼓声比较震撼,中频部分爆满圆润听起来很顺畅,而且高频部分也颇为细腻,虽然延伸感一般但是听起来还是颇为均衡的,这是飞利浦DCM580音响最优秀的地方:均衡。在低频表现上,鼓点铿锵有力,听起来真实且弹性不错。
  在CD光盘试听部分,我们选用了一些HIFI碟片:《陈洁丽香港演唱会2007》、齐秦《美丽境界》……
▲陈洁丽香港演唱会2007
  陈洁丽的声音很甜美,清丽,在这一首《爱的歌》中飞利浦DCM580音响能将陈MM的空灵秀美之气息展现出来,钢琴声音也清亮,在高音延伸感上略显不足,但整体质感强烈到触手可及。而且演唱会现场感也在一定程度上凸显,这个得力于飞利浦正在申请专利的 LivingSound 技术,能让房间内多个区域都享受到理想的声音,令立体声音更宽宏逼真,虽然陈MM歌曲的伴奏多为简单的钢琴,提琴等配乐,偶尔一些电子配乐,但是现场的嘈杂声音,掌声,欢呼声等这些细节,飞利浦DCM580音响也能很好的再现,空间感,宽敞感都有不错的效果。  
▲齐秦《美丽境界》
  齐秦这张最新专辑《美丽境界》收录11首,横跨五十年之经典代表作,都是一些具有时代意义的歌曲,老歌新唱唱出了岁月的味道……这些老歌都是影响歌坛10年之久的经典之作,包括了《偶然》、《爱的箴言》、《张三的歌》、《棋子》等。此外,新专辑中还收录脍炙人口、风靡90年代的歌曲像陶子的《离开我》、江美琪的《我多么羡慕你》还有许美静《城里的月光》等歌曲。
  在试听齐秦这张翻唱专辑,在伴奏部分采用了百人编制的乐团,飞利浦DCM580声音颇为纯正,在第一首歌《偶然》中,弦乐组与钢琴组建起的戏剧化气氛颇为特别,飞利浦DCM580凸显出音的密度与质感非常出色,齐秦的声线润泽丰满,情绪展现明显,比较准确。在器乐伴奏方面,开场的钢琴低音渐强融入各种提琴和钢琴等声音,解析度不错,人声出来的时候,虽然轻柔,但是得到清晰的展示,齿音不明显,女生的和声部分也显示通透质感,张力不错,定位也比较明确,该张专辑中的歌曲能够有不错的环绕感,无论身在那个区域,所获得的音乐享受都很均衡。
评测总结:
  在多媒体音箱市场上,目前具备多功能应用的产品颇受欢迎,能够直读SD卡、U盘的已经成为了音箱的主流功能,但在外观上依然是以传统的2.1,2.0或者微型音箱为主,这次飞利浦DCM580音响从外观设计方面就打破了固有的多媒体音箱外观,颇具家居风格,虽然只是1M高左右的简单圆柱体造型,但是功能方面却不能小觑:融入触控按键,可充电、可旋转的iPhone/iPod基座,时钟设置,FM电台收听,吸入式CD设计,U盘直读,遥控器……颇为丰富的功能应用,能让你简单却不枯燥的享受音乐。
▲飞利浦DCM580音响 靓丽的风景线
  在声音方面,飞利浦DCM580音响集成的4.1声道和嵌入式低音炮有效的保证了立体声音得以最佳的诠释,均衡是该款音响最好的展示,在欣赏音乐的时候没有给人太多的突兀感,三频衔接比较好,低频的弹力和质感,中频人声的圆润细腻,高频的顺滑清晰都给人不错的听觉享受,在空间感方面颇为明显,定位也清楚,用以日常使用是绰绰有余,因此,不管是用作影音游戏,还是用作音乐欣赏,飞利浦DCM580都表现出了优秀的水平,也体现出了它的多面性和适应性。加上简单出色的外在和内在设计,我们对于飞利浦DCM580的综合表现比较满意。
相关音箱品牌

我要回帖

更多关于 异步时钟同步化 的文章

 

随机推荐